





Atributos
DavicomMarca
DM9051AINNúmero de Modelo
SPI, Ethernet, Por PHYInterfaz
Por SMTTipo de montaje
25 +Código de fecha de fabricación
Taiwan, ChinaLugar del origen
Aplicación:Adaptador de interfaz de red, Cámara de vigilancia, Sistema embebido, Concentrador Ethernet, Conmutador Ethernet
Tipo:Por PHY
Serie:Serie DM9051
Descripción:El DM9051(I) es un controlador Fast Ethernet de un solo chip totalmente integrado y rentable con una interfaz periférica en serie (SPI), un 10/100M PHY y MAC, Y SRAM de 16K bytes. Se diseña con la energía baja y el interfaz de proceso del alto rendimiento que apoyan 3,3 V con la tolerancia de 5V IO. El PHY del DM9051(I) puede interconectar al UTP3, 4, 5 en 10Base-T y UTP5 en 100Base-TX con HP Auto-MDIX.It es completamente obediente con la especificación de IEEE 802.3u. Su FUNCIÓN DE LA Auto-negociación configurará automáticamente el DM9051(I) para tomar la ventaja máxima de sus capacidades del 10M o del 100M. El DM9051(I) admite IEEE 802.3az en PHY y MAC para ahorrar consumo de energía cuando Ethernet está inactivo. El control de flujo Full-Duplex IEEE 802.3x y la función Half-Duplex de contrapresión también son compatibles para evitar la pérdida de paquetes Ethernet con el socio de enlace. La interfaz SPI esclava está diseñada para admitir el modo de reloj SPI 0 y 3 que es compatible con toda la interfaz SPI maestra de la CPU. La Velocidad de reloj puede hasta 50Mhz a la cooperación con la mayoría del alto maestro SPI de la producción. El Formato de comando de ráfaga SPI es de código efectivo para minimizar la sobrecarga de comandos en los registros internos de acceso DM9051(I) y los datos de paquetes en la memoria.
Tipo de embajaje:QFN de 32 pines
Función:SPI esclavo con velocidades de reloj de hasta 50MHz para aplicaciones de alto rendimiento, admite Modo de reloj SPI 0 y 3, admite 10BASE-T y 100BASE-TX, admite interfaz de fibra 100M y detección de señal de modo de fibra múltiple, función de la cruce de las ayudas HP Auto-MDIX en 10BASE-T y 100BASE-TX, Ethernet económica de energía de las ayudas IEEE 802.3az (EEE) , Admite control de flujo de Presión Trasera para modo Half-Duplex, admite control de flujo IEEE802.3x para modo Full-Duplex, admite Marco de despertador, cambio de estado de enlace y eventos de paquetes mágicos para generar señal de activación remota en LAN (WOL), admite la generación y comprobación de suma de comprobación IPv4 IP/TCP/UDP, soporta aplicación para IPv6 IP/TCP/pila de protocolo UDP, Configurable de búferes de transmisión/recepción internos dentro de la memoria de 16K-Byte, Memoria OTP incorporada adecuada para la dirección MAC, Elimina la necesidad de resistencia de banda prohibida, Admite el nivel de placa de circuito impreso de seguridad de datos, regulador integrado incorporado para el uso interno de la Base, alcanza el estándar de la EMI de la clase B, gama de temperaturas industrial: - 40 ℃ a + 85 ℃, Fuente de alimentación VDDIO de E/S de voltaje múltiple (1,8 V, 2,5 V, 3,3 V)
Temperatura de funcionamiento:-40 ~ 85
Velocidad de datos:10/100Mbps
PAQUETE/cubierta:QFN de 32 pines
-Tensión de alimentación:3,3 V, I/O 3,3 V a 5V
Protocolo:IEEE 802.3az, IEEE 802.3x
Unidades de venta:Multiple of 490
Tamaño del paquete por lote:40X20X12 cm
Peso bruto por lote:2.800 kg














