EP2C8Q208I8N CPLD, Matriz de Puertas Programables de Alto Rendimiento (FPGA), Paquete TQFP-100, 138 E/S, Temperatura de Funcionamiento -40 °C +85 °C
Sin reseñas


Atributos
AlteraMarca
EP2C8Q208I8NNúmero de Modelo
standardTipo de montaje
standardTipo programable
originalLugar del origen
FPGADescripción
Tipo de embajaje:Tray
Velocidad:standard
Aplicación:standard
Temperatura de funcionamiento:- 40 C, + 85 C
Tipo:CPLD - Complex Programmable Logic Devices
PAQUETE/cubierta:TQFP-100
Número de/O:138 I/O
Serie:EPM240
Características:standard
Referencia cruzada:standard
Número de macrocélulas:standard
-Tensión de alimentación:standard
Bits de RAM totales:standard
Número de puertas:standard
Número de elementos lógicos/bloques:8256 LE
Tiempo de Retardo Tpd(1) Max:standard
Características clave
Marca
Altera
Número de Modelo
EP2C8Q208I8N
Tipo de montaje
standard
Tipo programable
standard
Lugar del origen
original
Descripción
FPGA
Tipo de embajaje
Tray
Velocidad
standard
Aplicación
standard
Temperatura de funcionamiento
- 40 C, + 85 C
Tipo
CPLD - Complex Programmable Logic Devices
PAQUETE/cubierta
TQFP-100
Número de/O
138 I/O
Serie
EPM240
Características
standard
Referencia cruzada
standard
Número de macrocélulas
standard
-Tensión de alimentación
standard
Bits de RAM totales
standard
Número de puertas
standard
Número de elementos lógicos/bloques
8256 LE
Tiempo de Retardo Tpd(1) Max
standard
Empaque y entrega
Unidades de venta
Artículo individual
Tiempo de entrega
Descripción de producto del proveedor
Advertencia/Descargo de responsabilidad
Advertencia de la Proposición 65 de California para consumidoresVer más
Cantidad mínima de compra: 1 unidad
EUR 5108
Variantes
ElegirEspecificación
standard
Envío
Tarifa de envío y fecha de entrega por definir. Chatea con el proveedor para confirmar los detalles.

